R5F100GEAFB#10
Vipengele
Teknolojia ya matumizi ya chini ya nguvu
VDD = voltage moja ya usambazaji wa nguvu ya 1.6 hadi 5.5 V
Hali ya HALT
SIMAMA modi
Hali ya KUAhirisha
Msingi wa RL78 CPU
Usanifu wa CISC na bomba la hatua 3
Muda wa chini zaidi wa utekelezaji wa maagizo: Inaweza kubadilishwa
kutoka kwa kasi ya juu (0.03125 μs: @ 32 MHz operesheni
na oscillator ya kasi ya juu) hadi kasi ya chini kabisa
(30.5 μs: @ 32.768 kHz operesheni na mfumo mdogo
saa)
Nafasi ya anwani: 1 MB
Rejesta za madhumuni ya jumla: (rejesta ya biti 8 × 8) × 4
benki
RAM kwenye Chip: 2 hadi 32 KB
Kanuni ya kumbukumbu ya flash
Kumbukumbu ya flash ya msimbo: 16 hadi 512 KB
Ukubwa wa kizuizi: 1 KB
Marufuku ya kufuta block na kuandika upya (usalama
kazi)
Kitendaji cha utatuzi kwenye chip
Kujipanga (na kazi ya kubadilishana buti/ngao ya flash
kazi ya dirisha)
Kumbukumbu ya Flash ya data
Kumbukumbu ya flash ya data: 4 KB hadi 8 KB
Uendeshaji wa ardhi ya nyuma (BGO): Maagizo yanaweza kuwa
kutekelezwa kutoka kwa kumbukumbu ya programu wakati wa kuandika upya
kumbukumbu ya flash ya data.
Idadi ya maandishi mapya: mara 1,000,000 (TYP.)
Voltage ya kuandika upya: VDD = 1.8 hadi 5.5 V
Oscillator ya kasi ya juu ya chip
Chagua kutoka 32 MHz, 24 MHz, 16 MHz, 12 MHz, 8 MHz,
6 MHz, 4 MHz, 3 MHz, 2 MHz, na 1 MHz
Usahihi wa juu: +/- 1.0 % (VDD = 1.8 hadi 5.5 V, TA = -20
hadi +85°C)
Halijoto ya mazingira ya uendeshaji
TA = -40 hadi +85°C (A: Maombi ya watumiaji, D:
Maombi ya viwanda)
TA = -40 hadi +105°C (G: Programu za viwandani)
Usimamizi wa nguvu na utendakazi wa kuweka upya
Sakiti ya kuweka upya nguvu kwenye chip (POR).
Kigunduzi cha voltage kwenye chip (LVD) (Chagua kukatiza na
kuweka upya kutoka ngazi 14)
Kidhibiti cha DMA (Ufikiaji wa Kumbukumbu ya Moja kwa moja) · chaneli 2/4 · Idadi ya saa wakati wa kuhamisha kati ya 8/16-bit SFR na RAM ya ndani: Saa 2 za Kuzidisha na kigawanyaji/kikusanyaji cha kuzidisha · Biti 16 × biti 16 = biti 32 (Hazijasainiwa au iliyotiwa saini) · biti 32 ÷ biti 32 = biti 32 (Hazijatiwa saini) · biti 16 × biti 16 + biti 32 = biti 32 (Hazijasainiwa au zilizotiwa saini) Kiolesura cha mfululizo · CSI: chaneli 2 hadi 8 · UART/UART (Basi la LIN linatumika) : chaneli 2 hadi 4 · Mawasiliano ya I2C/I2C Iliyorahisishwa: Kipima muda cha vituo 3 hadi 10 · Kipima muda cha biti 16: chaneli 8 hadi 16 · Kipima saa cha muda cha biti 12: chaneli 1 · Saa ya muda halisi: chaneli 1 (kalenda ya miaka 99, kitendaji cha kengele, na utendakazi wa kusahihisha saa) · Kipima saa cha shirika: chaneli 1 (inayotumika kwa oscillator ya kasi ya chini kwenye chipu) kibadilishaji fedha cha A/D · kigeuzi cha 8/10-bit cha A/D (VDD = 1.6 hadi 5.5 V) Ingizo la Analogi: chaneli 6 hadi 26 · Voltage ya marejeleo ya ndani (1.45 V) na kihisi joto Kumbuka 1 bandari ya I/O ·Mlango wa I/O: 16 hadi 120 (N-ch ya kufungua bomba I/O [kuhimili voltage ya 6 V]: 0 hadi 4, N-ch opsw drain I/O [VDD kuhimili voltage Note 2/EVDD kuhimili voltage Note 3]: 5 hadi 25) · Inaweza kuwekwa kuwa N-ch open drain, TTL input buffer, na on-chip pull-up resistor · Kiolesura tofauti chenye uwezo : Inaweza kuunganishwa kwenye kifaa cha 1.8/2.5/3 V · Utendakazi wa kukatiza ufunguo wa-chip · Kidhibiti cha pato cha saa ya On-chip/kidhibiti cha pato Nyingine · Saketi ya kusahihisha ya BCD (iliyo na nambari mbili ya desimali) Vidokezo 1. Inaweza kuchaguliwa pekee katika hali ya HS (high-speed main) 2. Bidhaa zenye pini 20 hadi 52 3. Bidhaa zenye pini 64 hadi 128