AM3352BZCZA100
Vipengele
Hadi GHz 1 Sitara™ ARM® Cortex®
-A8 32‑Kichakataji cha RISC
- NEON™ SIMD Coprocessor
- 32KB ya Maagizo ya L1 na 32KB ya Akiba ya Data Yenye Hitilafu Moja
Ugunduzi
– 256KB ya Akiba ya L2 yenye Msimbo wa Kurekebisha Hitilafu(ECC)
– 176KB ya On-Chip Boot ROM
- 64KB ya RAM Iliyojitolea
- Uigaji na Utatuzi - JTAG
- Kidhibiti cha Kukatiza (hadi Maombi 128 ya Kukatiza)
Kumbukumbu On-Chip (RAM L3 Iliyoshirikiwa)
– 64KB ya RAM ya Kidhibiti cha Kumbukumbu ya Madhumuni ya Jumla (OCMC).
- Inapatikana kwa Mabwana Wote
- Inasaidia Uhifadhi kwa Kuamka Haraka
Violesura vya Kumbukumbu ya Nje (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L
Kidhibiti
– mDDR: Saa ya 200-MHz (Kiwango cha Data cha MHz 400)
– DDR2: Saa ya 266-MHz (Kiwango cha Data cha MHz 532)
– DDR3: Saa ya 400-MHz (Kiwango cha Data cha MHz 800)
– DDR3L: Saa ya 400-MHz (Kiwango cha Data cha MHz 800)
– 16-Bit Data Basi
- 1GB ya Jumla ya Nafasi Inayoweza Kushughulikiwa
- Inaauni Usanidi Mmoja wa Kifaa cha Kumbukumbu x16 au Mbili x8
- Kidhibiti Kumbukumbu cha Kusudi la Jumla (GPMC)
- Kiolesura cha Kumbukumbu Inayobadilika cha 8-Bit na 16-Bit Asynchronous Na hadi Chaguo Saba za Chip (NAND, NOR, Muxed-NOR, SRAM)
- Hutumia Msimbo wa BCH Kusaidia 4-, 8-, au 16-Bit ECC
- Hutumia Hamming Code Kusaidia 1-Bit ECC
- Moduli ya Kitafuta Hitilafu (ELM)
- Inatumika kwa kushirikiana na GPMC kupata Anwani za Makosa ya Data kutoka kwa Syndrome Polynomials Zinazozalishwa kwa kutumia Algorithm ya BCH
- Inaauni 4-, 8-, na 16-Bit kwa 512-Byte Eneo la Hitilafu ya Block Kulingana na Algorithms ya BCH
Mfumo mdogo wa Kitengo cha Wakati Halisi na Mfumo Ndogo wa Mawasiliano ya Viwandani (PRU-ICSS)
- Inasaidia Itifaki kama vile EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™, na Zaidi
- Vitengo viwili vinavyoweza kupangwa vya Wakati Halisi (PRUs)
- Kichakata cha 32-Bit cha Mzigo/Duka cha RISC Kinachofanya kazi kwa 200 MHz
- 8KB ya RAM ya Maagizo na Ugunduzi wa Kosa Moja (Usawa)
- 8KB ya RAM ya Data Na Utambuzi wa Kosa Moja (Usawa)
- Kizidishi cha Mzunguko Mmoja 32-Biti Na Kikusanyaji cha Biti 64
- Moduli iliyoboreshwa ya GPIO Inatoa Msaada wa ShiftIn/Out na Latch Sambamba kwenye Ishara ya Nje
- 12 KB ya RAM Inayoshirikiwa na Utambuzi wa Hitilafu Moja (Usawa)
- Benki tatu za Daftari za 120-Byte Zinaweza Kufikiwa na Kila PRU
- Kidhibiti cha Kukatiza (INTC) cha Kushughulikia Matukio ya Kuingiza Data ya Mfumo
- Basi la Muunganisho wa Ndani la Kuunganisha Mabwana wa Ndani na Nje kwa Rasilimali Ndani ya PRU-ICSS
- Vifaa vya pembeni ndani ya PRU-ICSS:
- Bandari moja ya UART yenye pini za kudhibiti mtiririko,
Inasaidia hadi 12 Mbps
- Moduli Moja ya Ukamataji Ulioboreshwa (eCAP).
- Bandari mbili za MII Ethernet zinazosaidia Viwanda
Ethernet, kama vile EtherCAT
- Bandari moja ya MODIO
Nguvu, Weka Upya, na Usimamizi wa Saa (PRCM) Moduli
- Hudhibiti Kuingia na Kutoka kwa Njia za Kusimama-Bay na za Kulala Kirefu
- Inawajibika kwa Mpangilio wa Usingizi, Mpangilio wa Kuzima Kikoa, Mpangilio wa Kuamsha, na Mpangilio wa Kuwasha Kikoa cha Nguvu
- Saa
– Imeunganishwa 15- hadi 35-MHz High-Frequency
Oscillator Hutumika Kuzalisha Saa ya Marejeleo kwa Saa Mbalimbali za Mfumo na Pembeni
- Inasaidia Saa ya Mtu binafsi Wezesha na Lemaza
Udhibiti wa Mifumo midogo na Vifaa vya pembeni kwa
Kuwezesha Kupunguza Matumizi ya Nguvu
- ADPLL tano za Kuzalisha Saa za Mfumo
(Mfumo mdogo wa MPU, Kiolesura cha DDR, USB na Vifaa vya Pembeni [MMC na SD, UART, SPI, I2C],L3, L4, Ethernet, GFX [SGX530], Saa ya Pixel ya LCD)